Nous utilisons des cookies pour améliorer votre expérience. Pour nous conformer à la nouvelle directive sur la vie privée, nous devons demander votre consentement à l’utilisation de ces cookies. En savoir plus.
Application de la technologie FPGA aux asservissements numériques
Univ Europeenne - EAN : 9786131597923
Édition papier
EAN : 9786131597923
Paru le : 17 oct. 2011
59,00 €
55,92 €
Disponible
Pour connaître votre prix et commander, identifiez-vous
Notre engagement qualité
-
Livraison gratuite
en France sans minimum
de commande -
Manquants maintenus
en commande
automatiquement -
Un interlocuteur
unique pour toutes
vos commandes -
Toutes les licences
numériques du marché
au tarif éditeur -
Assistance téléphonique
personalisée sur le
numérique -
Service client
Du Lundi au vendredi
de 9h à 18h
- EAN13 : 9786131597923
- Réf. éditeur : 5392716
- Editeur : Univ Europeenne
- Date Parution : 17 oct. 2011
- Disponibilite : Disponible
- Barème de remise : NS
- Nombre de pages : 196
- Format : H:220 mm L:150 mm
- Poids : 296gr
- Interdit de retour : Retour interdit
- Résumé : Ce mémoire d'ingénieur présente l'étude et la réalisation d'un asservissement numérique de position angulaire à deux degrés de libertés, destiné à la commande d'une caméra pan tilt. L'originalité de ce travail réside dans l'utilisation de la technologie FPGA (Field Programmable Gate Array) afin de mettre en oeuvre une loi de commande des actionneurs par programmation VHDL (Very high speed integrated circuit Hardware Description Language). La fonction correction de la boucle d'asservissement est assurée par un correcteur à avance de phase numérique qui utilise une structure quadratique. Les coefficients décimaux de cette structure sont codés au format virgule fixe à l'aide d'une bibliothèque de fonctions non standardisée. L'émission des consignes de position angulaire est assurée par une liaison série RS232 couplée à un UART (Universal Asynchronous Receiver / Transmitter) programmé en language VHDL. Parmi l'ensemble des projets réalisés dans ce mémoire, le plus abouti utilise 1, 73 % des ressources d'un circuit FPGA offrant une capacité de 300 000 portes.
- Biographie : Jean-Yves PARÉDÉ diplômé dans les secteurs de l'électrotechnique, l'électronique et l'automatique exerce la fonction d'ingénieur d'études au sein du Groupe de Recherche en Électrotechnique et Automatique du HAVRE (GREAH).